高性能信息安全專用SoC設(shè)計平臺CSOC9000,基于蘇州國芯自主知識產(chǎn)權(quán)的C*Core 32位高性能信息安全處理器C9000,支持ISA V2.05指令集架構(gòu)(Power Instruction Set Architecture)。該平臺提供多種高速接口,如千兆以太網(wǎng)、PCIE、DDR等,提供國密算法和國際主流密碼算法IP,集成多種抗攻擊防護方法,以及常用的通信接口IP?;谠撈脚_設(shè)計的安全芯片主要用于網(wǎng)絡(luò)通信安全,系統(tǒng)控制,可信計算等領(lǐng)域。
典型量產(chǎn)應(yīng)用
1、CCP901T,集成PCIE、GMAC、DDR等高速接口以及USB、SPI、UART等常用接口,集成國密算法,應(yīng)用于可信計算、PCIE加密卡等領(lǐng)域。
2、CCP903T,集成PCIE高速接口、eMMC存儲接口以及USB、SPI、UART等常用接口,配有安全控制引擎,公鑰算法硬件加速器,可重構(gòu)密碼算法模塊,集成國密算法。應(yīng)用于可信計算、PCIE加密卡等領(lǐng)域。
3、CCP908T, 集成PCIE3.0, USB OTG (USB3.0)和千兆以太網(wǎng)高速接口、 SD/eMMC存儲接口以及SPI、 I2C、 UART等常用接口, 內(nèi)置高速加密引擎, 公鑰算法硬件加速器, 可重構(gòu)密碼算法模塊,集成國密算法,應(yīng)用于可信計算、PCIE加密卡等領(lǐng)域。
性能信息安全專用SoC設(shè)計平臺CSOC908T
√ 光照異常檢測單元
√ 頻率異常檢測單元
√ 電源毛刺檢測單元
√ 主動防護層檢測單元(MESH)
√ 電壓異常檢測單元
√ 溫度異常檢測單元
√ 防拆引腳
√ NVSRAM
√ 存儲器加密機制
√ 每顆芯片都具有唯一序列號
√ 32KB*2 L1 Cache/256KB L2 Cache
√ ROM/SRAM
√ 可獨立完成復(fù)雜應(yīng)用流程
√ 高效支持所有主流公鑰算法(RSA/ECC/SM2/SM9)
√ 支持最高4096位模運算
√ 支持橢圓曲線1024位運算(素域/二元域)
√ 支持Miller-Rabin素數(shù)測試算法
√ 支持加解密/簽名驗證/秘密推導(dǎo)
√ 支持秘鑰生成(DSA/ECDSA/DH/ECDH等)
√ 對稱算法專用256位指令集
√ 哈弗體系結(jié)構(gòu)
√ 支持絕大多數(shù)非公鑰算法:
☆ 分組密碼算法/流密碼算法/雜湊密碼算法
√ 可獨立運行,或與SEC緊耦合
√ 支持算法程序安全存儲
√ GMAC/PCIE3/USB3/SATA3/SRIO2
√ 4路JobRing進行算法調(diào)度
√ 公鑰算法加速引擎
☆ Diffie Hellman/SM2/SM9/ECC/RSA
√ 對稱算法加速引擎
☆ SM1/SM4/SM6/SSF33/AES/DES/3DES
√ 哈希算法加速引擎
☆ SM3/MD5/HMAC/SHA0/SHA1/
SHA2(224/256/384/512)
√ RSCP可重構(gòu)對稱算法加速處理器
√ TRNG真隨機數(shù)發(fā)生器
√ CRC加速器
√ 防側(cè)信道攻擊
√ SD3 /NorFlash
√ ISO7816/SPI/I2C/UART
√ C*Core 32位超低功耗處理器